• 2021-04-14
    【其它】下图为双总线结构机器的数据通路图,IR为指令寄存器,PC为程序计数器,M为主存,AR为主存地址寄存器,DR为数据缓冲寄存器,ALU由加、减控制信号决定完成何种操作,控制信号G用于控制总线A和总线B之间的桥路。线上标注有控制信号,例如yi表示y寄存器的输入控制信号,R1o为寄存器R1的输出控制信号,R1和R2的输入输出控制信号未标出。现有“ADD (R0), R3”指令完成((R0))+(R3)→R3的功能操作,假设该指令的地址已放入PC中,请完成下面步骤: (1)画出该指令的指令周期流程图; (2)在画出的流程图中列出相应的微操作控制信号序列