• 2022-06-03
    同步JK触发器电路及输入X波形如图所示,画出Q的输出波形,假设触发器初始状态为0。 [img=232x159]17de8a3eb9ea7be.png[/img][img=268x131]17de8a3ec5786b2.png[/img]
    未知类型:{'options': ['', '', '', ''], 'type': 102}
  • D

    内容

    • 0

       试画出图题 所示电路中触发器输出 Q 1 、Q 2 端的波形, CLK 的波形如图所示。(设 Q 初始状态为 0)[img=372x138]17ad300f4d5a211.png[/img]

    • 1

      已知电路及输入端A、B,时钟CP的波形如图所示,试画出输出端Q的波形,图中触发器为边沿型触发器,初始状态为0。[img=816x213]17d27f97500edd5.png[/img]

    • 2

       设上升沿触发JK触发器的初始状态为0,CP和J、K信号如图题4.4.1所示,试画出其Q端的波形。[img=466x310]17a0f6bc564af93.png[/img]

    • 3

      试画出图题 5-20 所示电路中触发器输出 Q 1 、 Q 2 端的波形,CLK 的波形如图所示。(设 Q 初始状态为 0)[img=376x151]17ad303e340f96a.png[/img]

    • 4

      试画出图题 5-18 所示电路中触发器输出 Q 1 、 Q 2 端的波形,CLK 的波形如图所示。(设 Q 初始状态为 0)[img=371x143]17ad302075f78b0.png[/img]