当CPU要访问Cache时,CPU通过总线送来的主存地址存于主存地址寄存器MAR中。()
对
举一反三
- 当CPU和主存进行信息交换,无论是CPU向主存存/取数据时,还是CPU从主存中读出指令时,都要使用( )寄存器和( )寄存器。
- 用来保存当前CPU所访问的主存单元的地址的寄存器是 A: IR B: PC C: MDR D: MAR
- 当CPU要访问数据时,它先访问虚存,之后再访问主存。
- Cache主要由Cache存储体,地址映射变换机构,Cache替换机构几大模块组成。其中,Cache替换机构的作用是____ A: 当Cache内容已满,无法接受来自主存块的信息时,就有本机构,按一定的替换算法来确定应从Cache内移出哪个块返回主存,而把新的主存块调入Cache B: 将CPU送来的主存地址转换为Cache地址 C: 将Cache地址转换为主存地址送到地址总线 D: 已块为单位存储与主存交换的信息
- Cache主要由Cache存储体,地址映射变换机构,Cache替换机构几大模块组成。其中,Cache替换机构的作用是____ A: 当Cache内容已满,无法接受来自主存块的信息时,就由本机构,按一定的替换算法来确定应从Cache内移出哪个块返回主存,而把新的主存块调入Cache B: 将CPU送来的主存地址转换为Cache地址 C: 以块为单位存储与主存交换的信息 D: 将Cache地址转换为主存地址送到地址总线
内容
- 0
位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由()完成。
- 1
为解决CPU与主存的速度匹配问题,通常在CPU和主存之间增设________。 A: 寄存器 B: Cache C: Flash D: 辅存
- 2
CPU执行用户程序时,先对每一个访问主存的地址进行核查,允许访问主存的关系式是 ( ) A: 访问地址≥基址寄存器值 B: 访问地址≤基址寄存器值+限长寄存器值 C: 基址寄存器值≤访问地址≤基址寄存器值+限长寄存器值 D: 访问地址=基址寄存器值+限长寄存器值
- 3
在下列部件中,CPU存取速度由慢到快的排列顺序正确的是______。 A: 外存、主存、Cache、寄存器 B: 外存、主存、寄存器、Cache C: 外存、Cache、寄存器、主存 D: 主存、Cache、寄存器、外存
- 4
CPU不包括( ) A: 地址寄存器 B: 指令寄存器IR C: 主存地址译码器 D: 程序状态字